職位描述
該職位還未進行加V認證,請仔細了解后再進行投遞!
工作職責:
1、設計DDR PHY中的高速模擬電路(如DDR I/O、PLL、DLL、均衡器EQ)。
2、優(yōu)化接收端(RX)與發(fā)送端(TX)的SI/PI性能(如抗抖動、眼圖裕量)。
3、指導版圖設計,確保匹配性(八邊形法則)及抗ESD能力。
4、支持硅片特性測試(Shmoo Plot)及良率提升。
任職資格:
崗位要求:
1、8年及以上模擬IC設計經(jīng)驗,精通Cadence Virtuoso/Spectre。
2、深入理解高速電路設計(如差分信號、阻抗匹配、噪聲抑制)。
3、掌握DDR接口的SI/PI分析方法及工藝模型(FinFET優(yōu)先)。
4、有DDR4/5或HBM PHY設計經(jīng)驗者優(yōu)先。
1、設計DDR PHY中的高速模擬電路(如DDR I/O、PLL、DLL、均衡器EQ)。
2、優(yōu)化接收端(RX)與發(fā)送端(TX)的SI/PI性能(如抗抖動、眼圖裕量)。
3、指導版圖設計,確保匹配性(八邊形法則)及抗ESD能力。
4、支持硅片特性測試(Shmoo Plot)及良率提升。
任職資格:
崗位要求:
1、8年及以上模擬IC設計經(jīng)驗,精通Cadence Virtuoso/Spectre。
2、深入理解高速電路設計(如差分信號、阻抗匹配、噪聲抑制)。
3、掌握DDR接口的SI/PI分析方法及工藝模型(FinFET優(yōu)先)。
4、有DDR4/5或HBM PHY設計經(jīng)驗者優(yōu)先。
工作地點
地址:三門峽靈寶市國科海芯(上海)微電子有限公司
??
點擊查看地圖
詳細位置,可以參考上方地址信息
求職提示:用人單位發(fā)布虛假招聘信息,或以任何名義向求職者收取財物(如體檢費、置裝費、押金、服裝費、培訓費、身份證、畢業(yè)證等),均涉嫌違法,請求職者務必提高警惕。

三門峽
5年以上
本科
最近更新
1591人關注
注:聯(lián)系我時,請說是在河北人才網(wǎng)上看到的。
